3—8线译码器的74HC138芯片的设计【毕业论文】.docx,课程设计课程名称集成电路课程设计题目名称3—8线译码器的74HC138芯片的设计学生姓名20**年7月4日目录1.目的与任务12.设计题目12.1器件名称12.2要求的电路性能指标:12.3采用的工艺及...
3.有效电平可以是高电平(称为高电平译码),也可以是低电平(称为低电平译码)。1.1.3典型芯片常见的MSI二进制译码器有2-4输入4输出)译码器、3-8输入8输出)译码器和4-16输入16输出)译码器等。图1.1(a)、(b)所示分别是T4138型3-8线译码器的管脚排列图和
3线—8线译码器CT74LS138DE的应用.李强.【摘要】:针对机电专业学生对数字电路组合逻辑电路的设计比较困难,应用3线—8线CT74LS138DE译码器对电路的设计就变得很容易,用3线—8线译码器加上4输入与非门或4输入或门就可完成任意的组合逻辑电路的设计。.我从3线...
74hc138译码器74138是一种3线—8线译码器,三个输入端CBA共有8种状态组合(000—111),可译出8个输出信号Y0—Y7。这种译码器设有三个使能输入端,当G2A与G2B均为0,且G1为1时,译码器处于工作状态,输出低电平。当译码器被禁止时,输出高电平。
138译码器的作用原理.74LS138为3线-8线译码器,共有54/74S138和54/74LS138两种线路结构型式,其74LS138工作原理:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码…
3线-8线反相译码器74HC138指示灯1.3.实验内容利用两片3线-8线译码器74HC138组成4线-16线译码器,要求:将输入的4位二进制代码D3D2D1D0译成16个的低电平信号Z0'~Z15'。1.4.实验原理译码器译码器(Decoder)的逻辑功能是将每个输入的二进制
3—8线译码器的74HC138芯片的设计【毕业论文】.docx,课程设计课程名称集成电路课程设计题目名称3—8线译码器的74HC138芯片的设计学生姓名20**年7月4日目录1.目的与任务12.设计题目12.1器件名称12.2要求的电路性能指标:12.3采用的工艺及...
3.有效电平可以是高电平(称为高电平译码),也可以是低电平(称为低电平译码)。1.1.3典型芯片常见的MSI二进制译码器有2-4输入4输出)译码器、3-8输入8输出)译码器和4-16输入16输出)译码器等。图1.1(a)、(b)所示分别是T4138型3-8线译码器的管脚排列图和
3线—8线译码器CT74LS138DE的应用.李强.【摘要】:针对机电专业学生对数字电路组合逻辑电路的设计比较困难,应用3线—8线CT74LS138DE译码器对电路的设计就变得很容易,用3线—8线译码器加上4输入与非门或4输入或门就可完成任意的组合逻辑电路的设计。.我从3线...
74hc138译码器74138是一种3线—8线译码器,三个输入端CBA共有8种状态组合(000—111),可译出8个输出信号Y0—Y7。这种译码器设有三个使能输入端,当G2A与G2B均为0,且G1为1时,译码器处于工作状态,输出低电平。当译码器被禁止时,输出高电平。
138译码器的作用原理.74LS138为3线-8线译码器,共有54/74S138和54/74LS138两种线路结构型式,其74LS138工作原理:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码…
3线-8线反相译码器74HC138指示灯1.3.实验内容利用两片3线-8线译码器74HC138组成4线-16线译码器,要求:将输入的4位二进制代码D3D2D1D0译成16个的低电平信号Z0'~Z15'。1.4.实验原理译码器译码器(Decoder)的逻辑功能是将每个输入的二进制