本论文首先对采样保持电路的研究动态、发展方向、基本理论做了综述,然后在对流水线模数转换器和采样/保持电路之间的关系,以及采样/保持电路常用结构的介绍、分析的基础上,设计了一款用于14位80MS/s流水线模数转换器的采样/保持电路。
论文介绍了采样保持电路在流水线型模数转换器中的功能和作用,概述了近20年的ADC发展研究的现状,分析了采样保持电路的基本理论并对常见的采样保持电路进行了比较和介绍。通过建立基于MatlabSimulink的流水线模数转换器模型,分析了...
分类号型2窆2UDC硕士学位论文密级编号!Q2窆窆曼Q墨Q211Q用于10位高速ADC的采样/保持电路的设计Thesimulationdesignholdcircuit10‘’bithighspeedADC指导教师一评阅人学位论文版权使用授权书fIllrrlIrfllIllllfflrllfY1894564江苏大学、中国科学技术信息研究所、国家图书馆、中国学术期刊(光盘...
本论文围绕设计一款基于0.18μmCMOS工艺,采样率1.6GSPS,满足10位ADC精度要求的采样保持电路为目标,分析研究了采样保持电路设计指标与各模块电路具体参数之间的约束关系;分析了非线性对电路性能的影响,并引入源极负反馈、栅压自举开关、虚拟
关键词:采样保持电路;采样开关;运放复用;非线性中图分类号:TN432文献标识码:A文章编号:1005—9490(2013)05—0651—05阻的非线性引起的。
【摘要】:采样保持电路(SampleandHoldCircuits,S/H)是模数转换电路(AnalogtoDigitalConverter,ADC)、信号读出电路等模拟电路中的关键模块,其性能特性直接影响整个系统的性能特性,对高速高精度采样保持电路的研究具有重要意义。本文基于SMIC0.18μm...
该采样保持电路的设计是在0.5μmCMOS工艺下实现,电源电压为5V,采样频率为10MHz,输入信号频率为1MHz时,输出信号无杂散动态范围(SFDR)为73.4dB,功耗约为20mW。
摘要流水线具有功耗低、芯片面积小的优点而成为现今高速的主流选择之一。采样保持电路通常作为流水线的前端电路主要作用是为了使信号在采样时不发生偏斜采样保持电路是流水线最重要的模块之一它的速度和精度直接影响整个系统的性能。本论文基于工艺设计了一款应用于流水线的...
1陈红卫;吴建辉;;一种新型高速采样保持电路[A];2004全国测控、计量与仪器仪表学术年会论文集(下册)[C];2004年2王海先;;简单的激光窄脉冲信号准峰值采样保持电路[A];'99十一省(市)光学学术会议论文集[C];1999年3孙志新;李开航;;一种运用于ADC中的两倍增益采样保持电路[A];2011高等职业教育电子...
图片来源:高精度Σ-ΔADC设计-论文由采样+保持电路、逐次近寄存器、控制逻辑、DAC构成。举个列子来说明其工作流程和原理。假设输入电压是0.4V(参考电压为1V)。
本论文首先对采样保持电路的研究动态、发展方向、基本理论做了综述,然后在对流水线模数转换器和采样/保持电路之间的关系,以及采样/保持电路常用结构的介绍、分析的基础上,设计了一款用于14位80MS/s流水线模数转换器的采样/保持电路。
论文介绍了采样保持电路在流水线型模数转换器中的功能和作用,概述了近20年的ADC发展研究的现状,分析了采样保持电路的基本理论并对常见的采样保持电路进行了比较和介绍。通过建立基于MatlabSimulink的流水线模数转换器模型,分析了...
分类号型2窆2UDC硕士学位论文密级编号!Q2窆窆曼Q墨Q211Q用于10位高速ADC的采样/保持电路的设计Thesimulationdesignholdcircuit10‘’bithighspeedADC指导教师一评阅人学位论文版权使用授权书fIllrrlIrfllIllllfflrllfY1894564江苏大学、中国科学技术信息研究所、国家图书馆、中国学术期刊(光盘...
本论文围绕设计一款基于0.18μmCMOS工艺,采样率1.6GSPS,满足10位ADC精度要求的采样保持电路为目标,分析研究了采样保持电路设计指标与各模块电路具体参数之间的约束关系;分析了非线性对电路性能的影响,并引入源极负反馈、栅压自举开关、虚拟
关键词:采样保持电路;采样开关;运放复用;非线性中图分类号:TN432文献标识码:A文章编号:1005—9490(2013)05—0651—05阻的非线性引起的。
【摘要】:采样保持电路(SampleandHoldCircuits,S/H)是模数转换电路(AnalogtoDigitalConverter,ADC)、信号读出电路等模拟电路中的关键模块,其性能特性直接影响整个系统的性能特性,对高速高精度采样保持电路的研究具有重要意义。本文基于SMIC0.18μm...
该采样保持电路的设计是在0.5μmCMOS工艺下实现,电源电压为5V,采样频率为10MHz,输入信号频率为1MHz时,输出信号无杂散动态范围(SFDR)为73.4dB,功耗约为20mW。
摘要流水线具有功耗低、芯片面积小的优点而成为现今高速的主流选择之一。采样保持电路通常作为流水线的前端电路主要作用是为了使信号在采样时不发生偏斜采样保持电路是流水线最重要的模块之一它的速度和精度直接影响整个系统的性能。本论文基于工艺设计了一款应用于流水线的...
1陈红卫;吴建辉;;一种新型高速采样保持电路[A];2004全国测控、计量与仪器仪表学术年会论文集(下册)[C];2004年2王海先;;简单的激光窄脉冲信号准峰值采样保持电路[A];'99十一省(市)光学学术会议论文集[C];1999年3孙志新;李开航;;一种运用于ADC中的两倍增益采样保持电路[A];2011高等职业教育电子...
图片来源:高精度Σ-ΔADC设计-论文由采样+保持电路、逐次近寄存器、控制逻辑、DAC构成。举个列子来说明其工作流程和原理。假设输入电压是0.4V(参考电压为1V)。