期刊/会议论文 > 基于FPGA的数字频率计设计 攀枝花学院本科毕业设计(论文)基于FPGA 的数字频率计设计 学生姓名: 学生学号: 200610504115 电气信息工程学院年级专业: 2006 级测控技术与仪器 指导教师: ...
首页 > 期刊首页 >新教育时代电子杂志(教师版) >2014年27期 > 基于FPGA的等精度频率计 有用 没用 + 添加标签 添加标签 × 已添加( 0 /5): 添加 推荐标签: 提交 取消 基于FPGA的等精度频率计 下载 在线阅读 导出 收藏 分享 摘要: 利用超高速硬件描述 ...
基于FPGA的数字频率计设计. 【摘 要】设计是以FPGA为处理模块,以VHDL做为描述语言。. 20MHz的晶振做为主时钟,外部两个按键分别是使能按键和复位按键,便于进行人工控制。. 该设计通过直接测量的方法对被测信号的频率进行检测并显示。. 详细介绍了系统的 ...
基于FPGA等精度频率计毕业设计. 利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA (现场可编程门阵列)芯片设计了一个数字式等精度频率计,该频率计的测量范围为0-100MHZ。. 实现8位数 字频率计,并利用Max-Plus集成开发环境进行编辑、综合、波形仿真,并下载 ...
基于FPGA数字频率计的设计.pdf,本科生学年论文 (课程设计) 题目:基于FPGA数字频率计的设计 装 订 学 院 学科门类 线 专 业 学 号 姓 名 指导教师 2012年10月20 日 河北大学2013届本科生学年论文 (课程设计) 基于FPGA数字频率计的设计 摘 要 ...
基于FPGA的数字频率计的设计与实现[期刊论文]-自动化仪表2006(11) 6.杨守良.基于FPGA的数字频率计的设计和实现[J].电子技术. 7.Volnei Pedroni.VHDL数字电路设计教程.引用本文格式:张一鸣 基于FPGA的数字频率计原理设计与实现[期刊论文]-电子世界 2015
第四章 基于Verilog HDL数字频率计程序设计 4.1 数字频率计系统模块划分结构 数字频率计中FPGA是控制中心,因为是RTL级硬件实现,所以不用担心执 行速度,外在所体现的功能为在一定时间内,对被测信号的脉冲个数进行计算, 并用动态扫描的方式显示在数码管上 ...
基于FPGA的频率计的设计. 范亚斌. 【摘要】: EDA技术的发展,改变了传统的电子设计方法。. FPGA等大规模可编程逻辑器件的广泛应用,使电子设计变得和软件编程一样方便快捷。. 电子设计技术的进步,也改变了传统频率计的设计方法。. 常用的频率测量方法既有模拟 ...
8.期刊论文 谢海鸿.李萍.林德彬.XIE Haihong.LI Ping.LIN Debin 基于FPGA芯片的数字频率计设计 -现代电子技 术2005,28(18) 介绍了一种利用EDA技术设计的数字频率计.目前流行的EDA软件平台是美国Altera公司的Max+Plus Ⅱ可编程逻辑器件开发系统.本文采用自顶
数字频率计的设计原理本章首先介绍了数字频率计设计的要求和频率测量的工作原理,最后对系统的设计方案进行 探讨,综合起来形成数字频率计的设计思路以及原理框图。. 3.1 设计要求 (1)控制功能:能测量输入信号的频率,频率范围1HZ~8MHZ,波形可以是 ...
期刊/会议论文 > 基于FPGA的数字频率计设计 攀枝花学院本科毕业设计(论文)基于FPGA 的数字频率计设计 学生姓名: 学生学号: 200610504115 电气信息工程学院年级专业: 2006 级测控技术与仪器 指导教师: ...
首页 > 期刊首页 >新教育时代电子杂志(教师版) >2014年27期 > 基于FPGA的等精度频率计 有用 没用 + 添加标签 添加标签 × 已添加( 0 /5): 添加 推荐标签: 提交 取消 基于FPGA的等精度频率计 下载 在线阅读 导出 收藏 分享 摘要: 利用超高速硬件描述 ...
基于FPGA的数字频率计设计. 【摘 要】设计是以FPGA为处理模块,以VHDL做为描述语言。. 20MHz的晶振做为主时钟,外部两个按键分别是使能按键和复位按键,便于进行人工控制。. 该设计通过直接测量的方法对被测信号的频率进行检测并显示。. 详细介绍了系统的 ...
基于FPGA等精度频率计毕业设计. 利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA (现场可编程门阵列)芯片设计了一个数字式等精度频率计,该频率计的测量范围为0-100MHZ。. 实现8位数 字频率计,并利用Max-Plus集成开发环境进行编辑、综合、波形仿真,并下载 ...
基于FPGA数字频率计的设计.pdf,本科生学年论文 (课程设计) 题目:基于FPGA数字频率计的设计 装 订 学 院 学科门类 线 专 业 学 号 姓 名 指导教师 2012年10月20 日 河北大学2013届本科生学年论文 (课程设计) 基于FPGA数字频率计的设计 摘 要 ...
基于FPGA的数字频率计的设计与实现[期刊论文]-自动化仪表2006(11) 6.杨守良.基于FPGA的数字频率计的设计和实现[J].电子技术. 7.Volnei Pedroni.VHDL数字电路设计教程.引用本文格式:张一鸣 基于FPGA的数字频率计原理设计与实现[期刊论文]-电子世界 2015
第四章 基于Verilog HDL数字频率计程序设计 4.1 数字频率计系统模块划分结构 数字频率计中FPGA是控制中心,因为是RTL级硬件实现,所以不用担心执 行速度,外在所体现的功能为在一定时间内,对被测信号的脉冲个数进行计算, 并用动态扫描的方式显示在数码管上 ...
基于FPGA的频率计的设计. 范亚斌. 【摘要】: EDA技术的发展,改变了传统的电子设计方法。. FPGA等大规模可编程逻辑器件的广泛应用,使电子设计变得和软件编程一样方便快捷。. 电子设计技术的进步,也改变了传统频率计的设计方法。. 常用的频率测量方法既有模拟 ...
8.期刊论文 谢海鸿.李萍.林德彬.XIE Haihong.LI Ping.LIN Debin 基于FPGA芯片的数字频率计设计 -现代电子技 术2005,28(18) 介绍了一种利用EDA技术设计的数字频率计.目前流行的EDA软件平台是美国Altera公司的Max+Plus Ⅱ可编程逻辑器件开发系统.本文采用自顶
数字频率计的设计原理本章首先介绍了数字频率计设计的要求和频率测量的工作原理,最后对系统的设计方案进行 探讨,综合起来形成数字频率计的设计思路以及原理框图。. 3.1 设计要求 (1)控制功能:能测量输入信号的频率,频率范围1HZ~8MHZ,波形可以是 ...