您当前的位置:首页 > 计算机论文>信息安全论文

浅谈如何抑制数字电路信号传输的干扰

2015-12-14 14:34 来源:学术参考网 作者:未知

摘 要:数字电路传输过程中经常会出现各种过渡干扰,本文首先介绍了数字电路干扰的种类,然后分析了产生干扰的原因,最后分别根据信号延迟以及信号输入时间前后不同而造成的过渡干扰介绍了相应的抑制方法。

关键词:数字电路;过渡干扰;抑制方法;信号延迟

  1 前言
  对于数字电路在信号传输的过程中,一般都会因为传输过程中时间变化等因素, 致使电路中产生一些不合逻辑的尖峰脉冲,这些脉冲会干扰电路中信号传输的质量。类似这种由于电路传输过程中参数等因素造成的干扰一般叫做过渡干扰。过渡干扰一般和外部电磁环境没有关系,经常与数字电路的设计、有关器件的选择以及整个电路的装配等方面有关。
  2 数字电路为什么会产生过渡干扰产生
  经过大量的调查研究发现,数字电路传输过程中的过渡干扰一般可分为两类,一类是因为信号传输延迟造成的,另一类是因为信号输入时间前后不同而造成的。
  2.1信号传输延迟而造成的过渡干扰
  每一个器件都有各自的响应时间。同一组信号经由不同的通道进行传输时会因为传输时间的不相同而造成过渡干扰的产生,在数字电路中这是比较常见的一种现象。引发这种现象的原因一般有两方面:一方面是由于元器件时间的参数具有一定离散性引起的,同一组信号分两路进行传输,所通过的器件的个数以及电路型式是一样的,但是因为这两种电路的传输特性存在一定差异,便会造成信号从一级电路进入下一级的时候因为相对延迟的存在而引发干扰脉冲;另外一各方面是因为电路结构的原因引发的传输延迟进而造成了过渡干扰,对于同一组信号,如果一路通过比较多的电路,而另外一路则是通过较少的电路,那么便会引发两个信号出现相对延迟的现象。
  然而,过渡脉冲的脉宽一般都比较窄,若是下一级电路中存在移位寄存器或者触发器等,那么很有可能会引发电路误工作的现象。
  2.2 信号输入时间前后不同造成的过渡干扰
  对于同一级电路,若是存在好几个输入信号,那么这些信号输入时间前后不同的话同样会造成过渡干扰;同时,如果时序逻辑电路中存在异步计数器,那么输入信号以及时钟信号同时发生改变,但却是经由不同的传输路径到达相同的触发器,同样可能会引发过渡干扰,进而造成误动作。这种类型的干扰一般会在计数译码电路或者与或非电路中出现。此类因为信号输入时间的前后不同而引发的触发器翻转时间不相同所产生的过渡干扰,经常对整个控制系统都有着比较严重的不良影响,值得我们注意。
  3 如何抑制数字电路中的过渡干扰
  3.1 如何抑制由于信号传输延迟造成的过渡干扰
  由于信号传输延迟而造成的过渡干扰,通常能够采用这两种方法对其进行抑制:一种就是想办法阻止此类干扰的产生, 另外一种就是一旦发现电路中有了这种干扰便马上对其进行抑制,不能够将其传输到下一级电路。
  可以使用以下一些方法来阻止干扰的产生:
在最初的电路设计中,不要混合使用那些传输时间差比较明显的器件,就算是对于同一种型号的器件,如果不是同一家厂商生产的,那么就要注意它们之间的性能差别是否很大。
  同时,也可以通过人为地在数字电路中加设一些延迟元件,从而让两路之间的延迟时间比较小而能够实现平衡,也就能够降低过渡干扰。
  如果数字电路中已经出现了过渡干扰,那么我们可以采用在输出端对地接旁路电容的方法,便可以达到比较好的抑制脉冲较窄的干扰脉冲的效果。不能选择容量过大的旁路电容,不然会对正常信号造成影响。有些时候电路只需要通过缓冲器或者反相器就便能够消除干扰,特别对于CMOS电路,它的缓冲器或者反相器的输入门电容一般在5~10PF之间,能够很好的吸收电路中的干扰脉冲。
  3.2 如何抑制因为信号输入时间前后不同造成的过渡干扰
  我们一般可以采用增设选通脉冲以及改变电路中计数器的计数方式等方法来抑制因为信号输入时间前后不同而造成的过渡干扰。尤其在数字电路中加入了选通脉冲之后,便能够在电路比较稳定的状态下,经由选通脉冲来开通译码器的输入信号,便可以较好的抑制输入时间前后不同造成的过渡干扰。对于计数器方式的改进,比较常用的方法如下:
  (1)可以选择环形计数器。对于环形计数器,一般就只会有一个触发器在翻转,这样就能够较好的避免过渡干扰的产生。
  (2)在电路中使用同步计数器。对于同步计数器,它在输入计数脉冲的时候能够让所有的应该进行翻转的触发器同时进行翻转,进而译码器的输入也能够做到同时到达,于是便可以达到我们想要的效果。

相关文章
学术参考网 · 手机版
https://m.lw881.com/
首页